Menu Close

RISC-V CSR读写控制(4)CSR寄存器实现中(二)

主讲老师:YVONNE、William、Tim Zhuang

VIP专享视频
立即购买 升级VIP
%title插图%num
Posted in RISC-V教学视频

1 Comment

  1. wangff

    学习本节课后有几点收获,1、mcause寄存器通常情况下有中断请求时由硬件自动写入,测试用时可以通过软件csr指令写入;2、mtvec寄存器 MODE0时,当实现中断嵌套时,注意mtvec寄存器中断使能的打开顺序,软件编程时需要先查询cause,再打开中断使能,否则,可能导致软件在查询cause时exception code错误;3、mie寄存器只有软件写入,没有硬件写入;4、mip悬挂寄存器,目前MEIP、MTIP、MSIP位只可读,中断请求发生时硬件自动置位,不需要考虑中断使能是否打开。
    本节课继续延续上节课内容讲解,课堂上老师们探讨了很多寄存器应用中的细节,感觉受益匪浅,对寄存器的实战用法有了比较清晰的认知。

发表评论

相关链接