Menu Close

RISC-V 教学视频

主讲老师:YVONNE、Tim Zhuang、William

 

===================CPU基本知识,RISC-V架构及背景知识===================

更多的内容请登录httPs://ica123.com

  1. RISC-V简介
    1. RISC-V 简介(1)RISC-V的由来
    2. RISC-V 简介(2)RISC-V指令集的特点及分类
    3. RISC-V 简介(3)RISC-V处理器前景及中国CPU发展现状
    4. RISC-V 简介(4)RISC-V指令集编码结构

===================RISC-V 指令集讲解,汇编语言编程=====================

  1. RISC-V指令集讲解
    1. RISC-V指令集讲解(1)通用寄存器和汇编指令分类
  2. RISC-V 汇编语言程序设计1
    1. RISC-V 汇编语言程序设计(1)跑马灯设计%title插图%num
  3. RISC-V汇编语言程序设计2实验课
    1. RISC-V实验课_用拨码开关控制led (1)%title插图%num
    2. RISC-V实验课_用拨码开关控制led (2)%title插图%num
  4. RISC-V CSR寄存器
    1. RISC-V CSR寄存器(1)CSR简介和CSR指令(上)%title插图%num

===================RISC-V CPU硬件设计(IP核)======================

  1. RISC-V CPU架构介绍
    1. RISC-V CPU架构介绍(1)CPU分类及性能评估标准%title插图%num
  2. RISC-V32个寄存器和译码模块
    1. RISC-V32个寄存器和译码模块(1)CPU硬件模块 %title插图%num
    2. RISC-V32个寄存器和译码模块(2)寄存器文件 %title插图%num
  3. RISC-V ALU模块和branch
    1. RISC-V ALU模块和branch(1)ALU模块(一)%title插图%num
    2. RISC-V ALU模块和branch(1)ALU模块(二)%title插图%num
  4. RISC-V CSR读写控制
    1. RISC-V CSR读写控制(1)exu_csr模块 %title插图%num
    2. RISC-V CSR读写控制(2)csr_reg模块 %title插图%num
  5. RISC-V LSU,SRAM,GPIO模块
    1. RISC-V LSU,SRAM,GPIO模块(1)exu_lsu模块(上)%title插图%num
  6. RISC-V EXU模块和CPU运行
    1. RISC-V EXU模块和CPU运行(1)rv32i_core模块(上)%title插图%num
  7. RISC-V 定时器及中断
    1. RISC-V 定时器及中断(1)读写定时器中断寄存器(上)%title插图%num
  8. 仿真工程中$readmemh 使用
    1. 仿真工程中$readmemh 使用(二)%title插图%num

===================RISC-V CPU的软件开发与应用========================

  1. RISC-V软件IDE开发环境及使用
    1. RISC-V软件IDE开发环境及使用(1)Freedom Studio安装与界面 %title插图%num
  2. 数码管显示原理与显示译码原理
    1. 数码管原理与显示译码原理(上)%title插图%num
    2. 数码管原理与显示译码原理(下)%title插图%num
  3. RISC-V实验课_数码管显示
    1. RISC-V实验课_数码管显示(1)-1硬件背景知识上
  4. RISC-V C语言编程1
    1. RISC-V C语言编程1(1)FII-RISC-V CPU简介和C语言编译流程 %title插图%num
    2. RISC-V C语言编程1(2)新建C语言工程(一)%title插图%num
  5. RISC-V C语言编程2
    1. RISC-V C语言编程2(1)数码管工程(一)%title插图%num

=====

  1. RISC-V 总线和流水线
    1. RISC-V 总线和流水线(1)总线介绍
    2. RISC-V 总线和流水线(2)RISC-V CPU总线设计
    3. RISC-V 总线和流水线(3)流水线介绍
    4. RISC-V 总线和流水线(2)RISC-V CPU流水线设计
    5. RISC-V 总线和流水线(4)RISC-V CPU流水线冲突处理
  2. RISC-V PLIC设计
    1. RISC-V PLIC简介
    2. RISC-V PLIC CPU设计
    3. RISC-V PLIC软件设计(1)
    4. RISC-V PLIC软件设计(2)
  3. RISC-V GPIO 中断设计与应用
    1. RISC-V GPIO 中断设计与应用 (1)
    2. RISC-V GPIO 中断设计与应用 (2)
  4. RISC-V PWM 中断设计与应用
    1. RISC-V PWM中断设计与应用(1)PWM简介和设计
    2. RISC-V PWM中断设计与应用(2)PWM工程代码和示例波形图
  5. RISC-V UART中断设计与应用
    1. RISC-V UART中断设计与应用(1)UART简介和设计
    2. RISC-V UART中断设计与应用(2)UART1 CPU实现和工程头文件
    3. RISC-V UART中断设计与应用(3)软件工程主函数
  6. RISC-V I2C中断设计与应用
    1. RISC-V I2C中断设计与应用(1)I2C简介和设计
    2. RISC-V I2C中断设计与应用(2)I2C0 模块CPU实现和工程头文件

===================RISC-V CPU核评估与评价==========================

  1. RISC-V CPU核评估
    1. FII RISC-V3.01 FII-PRX100-D (ARTIX-7, XC7A100T) XILINX FPGA 板Coremark 移植指南
    2. FII RISC-V3.01在FII-PRX100-D (ARTIX-7, XC7A100T) XILINX FPGA 板上的性能评估
    3. FII RISC-V3.01 FII-PRX100-D (ARTIX-7, XC7A100T) XILINX FPGA 板Dhrystone 移植指南

===================参考资料======================================

  1. RISC-V 硬件开发平台介绍
    1. FII-PRX100-D(ARTIX 100T,XC7A100T)硬件参考指南(上)
    2. FII-PRX100-D(ARTIX 100T,XC7A100T)硬件参考指南(中)
    3. FII-PRX100-D(ARTIX 100T,XC7A100T)硬件参考指南(下)
Posted in 视频学苑

发表评论

相关链接